Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 20818|回復: 11
打印 上一主題 下一主題

[問題求助] 想請問seal-ring的一些疑問~

  [複製鏈接]
跳轉到指定樓層
1#
發表於 2009-7-18 21:51:08 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
各位前輩~6 t2 O) Y) H0 I9 U" _

( ?# c3 T; N* s& r$ ^. w我想請問一下,seal-ring為什要接到vss呢?有人說是防止latch-up,有的是說防止靜電破壞內部電路,
' g, t  ]7 v- m2 \7 f% P
; j0 F4 N, D2 B  r1 h6 U但真正的功能是如何呢?請前輩能解答一下嗎?謝謝~
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂25 踩 分享分享
2#
發表於 2009-7-20 11:35:20 | 只看該作者
我也有興趣知道
% F8 \1 I: M% k7 p9 n
# I8 S$ r, U8 l2 `$ S~每一步都有存在的意義~
3#
發表於 2009-7-20 23:10:00 | 只看該作者
你應該先想想seal-ring的功能是什麼,它是防止切割道(Scribe line)切割時,晶圓裂開裂進你的Core裡面.
% t* e- T4 q- ]9 x: \8 u' Z3 v# w因此,若假設seal-ring失效了,擋不住了,真的從切割道裂開,一直裂到Core裡面,且碰到你的元件(Device),你會希望Short碰到你元件的是VDD或VSS,一般,如果短路到VSS危險性會小一點,除錯也較容易.3 Z7 E$ a, q. ^& \- f
這是我的淺見,請指教~~~
4#
發表於 2009-7-23 16:55:40 | 只看該作者

seal ring的本质作用在切割的时候,保护芯片。

seal ring的本质作用在切割的时候,保护芯片。你说的其他作用,是附带产生的。
5#
發表於 2009-7-24 09:13:39 | 只看該作者
一般來講,最常使用得是P-SUB製程,seal-ring的底來說視為 P+ DIFFUSION ,而P+ DIFFUSION與P-SUB都同為P型,P-SUB一般來說都是接到地(vss),所以seal-ring也是需接到vss,不然會有問題,小弟淺見,有錯歡迎指教。
6#
發表於 2009-7-24 09:42:07 | 只看該作者
原則上是接到real power
  m3 O2 F$ u& w其他的就跟樓上說的差不多了!!
7#
發表於 2009-7-27 22:52:26 | 只看該作者
原帖由 kazamigai 於 2009-7-24 09:13 AM 發表
5 K' s, k" U/ @' a3 @! E一般來講,最常使用得是P-SUB製程,seal-ring的底來說視為 P+ DIFFUSION ,而P+ DIFFUSION與P-SUB都同為P型,P-SUB一般來說都是接到地(vss),所以seal-ring也是需接到vss,不然會有問題,小弟淺見,有錯歡迎指教。

2 P7 F0 D  [' i2 V9 u4 R5 i
! X1 L/ t' c7 E6 b0 M. T, R# _, O9 ^0 \6 ~% `
请问下如果sealring 没有接到vss, 比如说 浮接, 会有什么问题呢?
8#
發表於 2009-7-29 09:57:55 | 只看該作者
一般來說所有的物體都會帶有靜電(只是多少而已),seal-ring除了要保護die在切割時的完整外,也是將切割時所帶入的靜電就近接地,避免衝擊die本體.這只是我自己的看法,有錯歡迎指教.謝謝!!
9#
發表於 2009-7-29 19:54:14 | 只看該作者
原帖由 nebula0911 於 2009-7-29 09:57 AM 發表
' ]. I0 [+ i& T# N, k+ A一般來說所有的物體都會帶有靜電(只是多少而已),seal-ring除了要保護die在切割時的完整外,也是將切割時所帶入的靜電就近接地,避免衝擊die本體.這只是我自己的看法,有錯歡迎指教.謝謝!!
( L, i$ g. e3 p$ j
; N9 D2 e! z* P$ z% g- `
如果sealring 接到了vss, 肯定会通过metal和chip内的vss 连接吧,  这样切割时产生的静电不是就带到chip内部了吗? 切割的时候chip内所有的signal 应该都是浮接状态吧, 是不是会影响到chip啊?
10#
發表於 2009-7-30 10:28:23 | 只看該作者
回答 lethalkiss:
8 ^1 n! e% D# M+ P5 w1 k3 h2 Ysealring 與die 本體是有一段距離(可參閱各家Fab'design rule),中間有連接的只有psub(電阻值趨近於無限大),因切割所產生的靜電當然會跑最短/阻抗最小的路徑接地,再由切割時鄰近的sealring共同分攤所產生的電流.這樣對die本體的衝擊會降到最小.這應該也就是要有sealring存在的目的吧!
11#
發表於 2009-7-30 11:08:09 | 只看該作者
其實 rule 上並沒有說需要接電位 而且接了好像意義不大(主要是防止崩裂)
8 v* y9 E8 {: y. |# {" E
0 \% M/ Z0 p& N  _5 }- B$ K( ?倒是可以分享一下 以前會當ESD Ring 來用 這麼多層METAL 又不需多佔空間
12#
發表於 2009-7-31 21:25:57 | 只看該作者
原帖由 lethalkiss1 於 2009-7-27 10:52 PM 發表 6 h7 J/ N$ R- ?) V
4 c3 U& l0 ~2 @8 x# r

4 r2 d1 o) K4 C0 Y' X3 {3 m1 E
4 t- o) u, o0 \1 y8 E4 t请问下如果sealring 没有接到vss, 比如说 浮接, 会有什么问题呢?

1 S" I% I: ^$ [' o& T3 X0 x- b* ^) `' P2 O, z; v, n1 ?
浮接亦沒有問題,sealring主要作用在於其特殊的氧化/鈍化層結構,可以有效保護die免受應力破壞及可動離子污染。: T# V4 p6 \& y) j
在多電源情況下出於特殊考慮,可以floating,
$ e# }5 N& F+ O+ g) n當然樓上解釋亦非常正確,PSUB情況下floating可行,但是接power就要完蛋了。* n# o0 t7 C, e$ J; |  @' b/ P
有些設計�sealring 兼做ground 的gardring,是否會在切割,或高濕等環境下產生不良影響,取決於Layout的細節設計,SMT后焊接溫度,應用環境,封裝結構有關,個人認爲,批量生産時,仔細設計應當是比較明智的做法。
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-5-16 04:56 AM , Processed in 0.122016 second(s), 18 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表