Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 5190|回復: 2
打印 上一主題 下一主題

[問題求助] 關於南科的邏輯分析儀Agilent 16903A

[複製鏈接]
跳轉到指定樓層
1#
發表於 2009-8-13 15:31:01 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
請問若是我的flash adc的output buffer是使用open drain雙端輸出4 L# v  U# ]8 q' x% i+ ?/ q
open drain的外接電阻應該估計多少(100歐姆或是500歐姆)
0 }4 ^4 \; S- J! E還有這台Agilent 16903A 可以判斷出差動訊號嗎?2 t9 V9 n8 O9 _* ]9 V1 n
以下儀器資料摘自CIC網頁
& t6 a; j: z6 k7 |Logic  Analyzer:  Agilent  16903A
7 n7 [& L9 Z2 y3 E" BLogic  analyzer  module:16760A
" L- O; f0 T  W$ WChannels:  34% R& ^& l: X7 O0 L, t
Maximum  state  rate  (half  channel):  800MHz
: s' J' w/ f+ N, u/ s( vMemory  depth:  64M
& L* v: W. v' P; xMaximum  date  rate:1.5  Gb/s+ l5 p! F% U" m; U  {. ]/ Z
Support  single-ended  and  differential  signals7 ^4 N$ u# i8 \2 T
Pattern  generation  module:  16720A/ d* c" a7 t! A
Channels:  48$ H5 X7 ~) C) j5 c2 {( o4 A
Maximum  clock  (half  channel):  300MHz
3 B; G2 `2 g, nMemory  depth:  8M
! t2 x! H9 O5 O  a4 [: Z! s0 v* ]Logic  levels  supported:  1.8V,  2.5V,  3.3V
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
 樓主| 發表於 2009-8-21 10:04:53 | 只看該作者
南科詢問的結果是可以使用open drain的差動輸出. x4 L" d3 W$ B8 _7 h7 U$ [; K
不過還是不懂為何論文上不用inverter而要用open drain當output buffer
3#
 樓主| 發表於 2009-12-23 15:06:05 | 只看該作者
請問有人知道模擬adc若使用matlab
& }7 h3 r1 t0 K7 J4 k/ {5 f8 a要如何寫才可以使模擬結果接近量測的方式
) x( P! @) l; {, n因為我發現寫法不同結果差很多
/ m$ z' n5 `7 X0 Y; g* n; t取的點數不同也會差很大0 G- l' x8 _) p' ?: M8 T
請問應該取多少點才算準確又有效率呢
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-5-21 04:43 AM , Processed in 0.100013 second(s), 17 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表