Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 5355|回復: 6
打印 上一主題 下一主題

[問題求助] VCO phase noise的测量

[複製鏈接]
跳轉到指定樓層
1#
發表於 2009-11-3 11:27:44 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
通常看paper的时候,作的都是单VCO的设计,文中会附上频谱图和相位噪声图。, A/ w7 m7 i9 a7 c
有一个疑问,在测试VCO的频谱和相位的时候,由于不是PLL,VCO的频率是在漂移的,特别是测相位噪声的时候,是不好测试的。
: u7 j, a8 b5 v' S6 A- q& ^那么,paper上的测试结果是怎么测出来的呢?
5 ]' D' B2 m5 k) d. g8 Z或者,在测试的时候,是测试板上搭了一个LL环路?那这样测出来的数据还是VCO的特性吗?
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2009-11-3 13:40:28 | 只看該作者
依我的了解(有錯請糾正),目前的tool都是要求先在circuit stable的情況下(frequency不會再變化)來先求出PSD,user 可以看這個PSD的分佈,或再進一步run transient noise。While running transient noise, it doesn't restrict the frequency change. However, since the PSD is from the analysis where the frequency stays stable, this will definite introduce some error(margin誤差). I don't know if there any tool so powerful that can analyze the phase noise of unstable VCO(也不是說unstable,而是說頻率還在變化).
3#
 樓主| 發表於 2009-11-3 17:28:55 | 只看該作者
楼上的意思是说,如果是频率在漂移的VCO,phasenoise应该是没办法测的,是吗?
4#
發表於 2009-12-18 10:49:07 | 只看該作者
用一个超低噪声的PLL把VCO的频率锁住,来测量VCO的 phase noise,7 F+ k( O1 Q; r) b, m2 |! z
实际当中,受power supply的影响,VCO近端(<100kHz)的相位噪声是不准确的,远端应该影响不大,
( G6 h6 v2 e' [2 v) {; T8 Q* `一个简单的方法,用battery 给VCO供电来测量,你会得到比较理想的结果。
5#
發表於 2009-12-31 19:39:03 | 只看該作者
有沒有高手能提供一些降低漂移現象的方法
6#
發表於 2014-11-4 12:05:04 | 只看該作者
推推推!有其他人知道嗎?
7#
發表於 2015-2-27 14:53:08 | 只看該作者
我也不是很了解!!有人可以提供相關知識嗎??
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-5-14 05:21 PM , Processed in 0.123516 second(s), 17 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表