Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 25075|回復: 6
打印 上一主題 下一主題

[問題求助] 關於偏壓電路

[複製鏈接]
跳轉到指定樓層
1#
發表於 2011-1-4 10:14:43 | 只看該作者 回帖獎勵 |正序瀏覽 |閱讀模式
小弟想請問是有關於op bias的電路; G9 I7 h5 E2 F; N5 X& W1 J+ A5 U

0 b4 v+ T1 n# i- J; Y各位前輩有什麼訣竅嘛?
8 g' s. S' v. a- X
- L% ]( L: g+ K2 @畢竟很多偏壓電路 一開始不知道想採用哪一種
) H3 g& R' N0 J+ P7 K/ ^+ [$ \9 O) u  _) V5 b3 f3 }' i' Q
能請各位推薦書(最好是有說設計的步驟)或是一些起手的想法+ |& A( L) ]* u% e  `- ~
& P1 E$ ^" Z/ v) x0 a
小弟我不想只照著學長的例子直接拿來用: P$ i) ~8 {* n

; g  u* D& I) X3 l! W7 O+ v因為感覺那不會成為自己的東西!!; x  m7 L) D9 T; m
9 A+ o; x3 {- j" @
感謝~
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
7#
發表於 2011-1-11 11:17:44 | 只看該作者
建議你去看CMOS Circuit Design - Layout and Simulation  R. Baker 這本書的23章; n" b6 [4 c% M4 s7 |

1 D0 |# A) C& Q) |6 _裡面有幾個基本偏壓電路; T& D9 Y! |4 ~9 W3 R3 l, f

( Y  T3 }  R/ d也許對你有幫助
6#
發表於 2011-1-11 09:49:50 | 只看該作者
你應該先搞清楚 "pmos最上面那個的gate拉到下面一個pmos的drain" 跟 "拉到最下面pmos的drain"
! G+ Z0 c. ?6 [5 @4 x) A: g的差異跟目的是什麼?3 i9 h8 g2 s( g3 K! K
還有你的OP疊接這麼多MOS的目的是什麼? 需要六個偏壓點?
8 y8 V4 c! ]3 _* @4 H4 T3 hop操作電壓範圍是多少? 此op有什麼特殊應用?
) N# _4 t4 E2 r* `上面的東西可以在上面的人所推薦的書上找到.
1 P0 u: a+ X% j  H" O8 K, J1 vbias 電路是廣泛使用的電路. 你想要創造新的架構 ...又有很好的特性...很難$ ]1 W6 j8 V  B) g7 O" M1 n
一開始採用書上基本的就好  若不符合你的應用.. 再去思考怎麼改善現有的架構
5#
 樓主| 發表於 2011-1-11 09:19:32 | 只看該作者
感謝大家!!!
3 w7 K% M+ ]; ~  W& o8 Z0 H基本上樓上各位前輩說的各種特性我都知道
: z0 Z) N# ]  m9 w  L只是要如何把它切確的轉化成電路
  q; d5 Q- a6 u0 U我的意思是8 T. K) R, X/ k3 `2 U! s
假設今天我op共有7個mos疊接(3個p 4個nmos)
6 B8 o( R+ M% a, n6 ~: M5 q那bias電路應該也有6個不同的電壓準位出來對吧?
* r2 u) Y$ n& Y) ?! ?0 a1 G(對應到同level的mos的gate端 扣掉input的mos)$ R5 _/ k' S( J$ J
那bias電路中應該有三個pmmos7 M$ T- ?3 p4 v5 n, ]
一定都是pmos最上面那個的gate拉到下面一個pmos的drain嗎
+ j+ U  _: c3 ]/ [1 z# u還是會拉到最下面pmos的drain(等於橫跨過中間那個)?~$ ^4 j8 m" B% Y- ~3 a  ]. d
像是此種架構性的問題~
( r2 C% X& e/ E0 _非常感謝各位前輩喔!
4#
發表於 2011-1-8 07:35:12 | 只看該作者
目前最常見的是constant gm以及wide swing bias這兩種方式
' b( {1 R+ Z1 g# Q然後再搭配start-up的電路
; q7 h! N. ?* g4 s& G. F: f另外,偏壓電路一般是提供偏壓或者電流,如果是電流,那會比較在意psrr和溫度
7 r4 H& }8 U: a% `& n" j% _' `若是電壓,那需留意搭配偏壓電路的其他電路的size與matching,如OP Amp,如果OP Amp的size和偏壓電路的mirror元件size沒有等比例調整的話,那偏壓電路或者OP Amp即使設計的在好也是枉然,因為在一些power supply, temperature, and process變動下,整個performance就會漂掉,而這也是極為重要之處
3#
發表於 2011-1-7 22:27:31 | 只看該作者
一般OP BIAS必須有抗電源擾動, 與不受溫度變化9 w- r  `) ?/ }5 F: J( D6 f# k# c
教科書有很多這樣的電路.
2#
發表於 2011-1-6 16:51:49 | 只看該作者
您這問題, 還真讓人不知該從何答起4 E* _6 W& f3 z! |
建議先看一些analog design的教科書吧!!+ ]% N# c( [0 [
Allen那本講OP講得挺仔細的, Razavi則是必K, 有餘力再看Paul Grey, Martin, Baker, Sansen的教科書
( \+ K- c9 L$ R多看幾本, 看每個人不同的解釋方法, 能幫助融會貫通!
, G) m$ d9 I& p' n# B簡單說bias電路是用來設定電路的操作點(operating point)~
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-5-17 10:55 PM , Processed in 0.121515 second(s), 18 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表