|
商周出版一本書: π型人:職場必勝成功術,,) j1 X" D0 D- }/ y5 R4 @) ~
裡面提到「「π型人」的方法,讓你在最短時間內,選擇適合自己的第二專長,並與第一專長融合,發揮一加一大於二的威力,帶你安然度過景氣寒冬,成功迎接春天的到來。」" @+ y( p8 I( L; f
9 l0 c0 q+ y' u! |* l
在IC Layout世界裡, 小弟的解釋為: 2 l8 Y6 g9 z- X, x3 z
IC Layout工程師,除了提升本身IC LAYOUT的技能外,(平常多閱讀國外期刊,美國佈局專利或進修等..)4 r# y* C: H9 s, H7 X1 ~# K
另外再學習和本身工作的前、後,也就是上下游相關的知識.( ?! O9 i, g+ S" D0 k
例如:IC設計和 晶圓製程或 CP測試
* x1 ^/ B+ n0 p/ A/ X, d. ~* y B, R$ l% e! O/ y3 s: P
(??? 有人一定會問我,IC LAYOUT 學IC設計和測試做啥?) * k9 [; `. @! h: x# k' ~
隨著製程演進, IC Layout在舊製程不存在的問題, 在前瞻製程未必不會碰到,
, _/ Z0 `% `3 ?$ h1 H: V8 [* q( ~$ \" c1 o% [& O/ Z
學習IC設計並不是要超越IC Designer,而是為了能更清楚的溝通電路設計理念,7 M5 e: N+ k q1 X
學習晶圓製程或CP(Wafer sort)也不是要成為製程或測試工程師,,
( m+ m4 ^4 u7 `( t4 e6 @: y而是要了解自己的佈局在台積電裡面會怎麼跑, I/O PAD的擺放對CP(Wafer Sort)測試結果有沒有影響,或是可以最佳化% E+ \7 W, ]8 ^0 R
當然公司或Fab一定會有舊的Rule可以依循, 但是Rule為什麼要這麼定通常了解不深(因為太忙了..沒空想那個)
- V# m9 L- T2 j/ {- H
& L/ i9 o, H; C8 U9 Q3 `所以試著了解上下游合作的工程師在做什麼,, 辛苦一陣子,,) Y. j( H% D0 \5 S2 V" \
必然可以脫離 「像是在 做工ㄉ感覺得,, 」
9 G2 Y p! S( I) n
3 ~, G" }9 a7 n4 r3 `共勉之~ |
|