Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 4488|回復: 4
打印 上一主題 下一主題

[好康相報] 自強課程--數位系統雛形與進階FPGA設計實務班送板子

  [複製鏈接]
跳轉到指定樓層
1#
發表於 2015-1-27 15:37:48 | 只看該作者 回帖獎勵 |正序瀏覽 |閱讀模式
【課程名稱】         數位系統雛形與進階FPGA設計實務班【入門+進階1+進階2】   6 [2 ?: I* v3 E7 b; {, h
★贈送Xilinx Spartan6 FPGA開發板(價值8,000)
9 v* |! C) w) D% {/ Y2 Q+ _* U上過學員力推課程及講師!!上過學員力推課程及講師!!
% o8 `2 Q0 ~' T% u4 `7 \4 o【課程代碼】        04C351
4 d* P1 \* e: e' x【上課時間】        3/22(日)-7/19(日),9:00~16:00,共90小時(4/5,5/3,6/21停課) 9 Q" G8 X1 _3 u9 j* o' d$ i0 M* G6 F
【課程主旨】        本課程以實作為主、以業界主流FPGA為核心,用Verilog硬體描述語言及FPGA電路合成,教導學員從基礎學習,內容將搭配上業界常用週邊介面如:七段顯示器IIC、UART,…,最終達到在FPGA中建構屬於自己系統平台為教學目的。 2 @8 E9 d* `$ i% S) ^6 K
+ F$ ]/ L" f! f3 k% L7 d7 L& h# e
教導數位系統雛型電路設計基本原則, 及操作技巧,內容將搭配VGA介面,及Xilinx提供的微處理機PicoBlaze整合自行發展之IP最終達到在FPGA中建構屬於自己Reconfigurable SOC系統平台為教學目的。 ; C3 x, T% {" F
+ v. F) C. C5 i& F8 s
數位系統雛型電路SOC除錯常用技術及相關知識。包含基於模型的系統仿真平臺構建方法、PicoBlaze系統程式設計及除錯、硬體除錯利器ChipScope Pro工具介紹,並實際以Lab方式來實作PicoBlaze嵌入式平台除錯方式,藉以講解FPGA常用的除錯技巧。講解RISC CPU微處理機架構,並以以Xilinx PicoBlaze Verilog原始碼為基礎為實作範例做完整的說明。本課程詳細介紹 PicoBlaze CPU 及其系統架構,指令集之設計及修改, 加入屬於自己的指令集並整合在Reconfigurable SOC系統平台為教學目的。+ J  F0 s) V9 J( ~0 _
【修課條件】        數位邏輯基本觀念# b8 ?! M% k/ ^3 d
【課程大綱】        【入門】FPGA/Verilog實戰設計、基本周邊IO 電路設計班(課程代碼 04C351-1)
5 c) Y; X3 u7 f1. FPGA 元件及架構介紹
6 K# `+ ?# o0 }0 m% e' I2. FPGA 開發工具介紹及FPGA實習板
( B, D7 e0 i8 r3. FPGA 接腳及時域限制條件(Pin & Timing Constraints)及相關 設定
+ W% @8 C* x% h6 Z# E* ]+ D( p4. HDL 語言指令及程式介紹
2 R' d, F' A5 C) v5. HDL Basic Concepts1 ~6 K$ s" ?* Y; L6 \/ r* Y
6. HDL Coding for Combinatorial Logic+ w/ n1 Z7 |3 E. u5 d
7. HDL Coding for Sequential Logic' l3 }" F( {5 E0 t$ }
8. Test Bench
0 W/ T4 ]9 O( E- M/ R; O9. FPGA IO控制
: k0 c6 T# \5 q! j0 r) o7 s' V  M10. FPGA基本輸出入實習
7 z5 I: H3 S. J8 V  B6 }11. FPGA七段顯示器實習
! R0 ~7 N# P0 O7 j12. FPGA點矩陣LED實習! u  K6 d" b0 l+ Z
13. FPGA周邊控制與PC通訊實習
8 ]( y4 Y6 e' [  j& D$ _14. FPGA通訊介面實習
  i$ @7 W" \. C; C15. FPGA PWM控制實習
% @0 v' R1 f' G: Z16. FPGA I2C介面通訊實習# ?+ l! m  ~* R# z( [9 R; A
17. FPGA ADC類比數位轉換器實習1 F# `& b, t9 k  u) l
18. FPGA周邊記憶體EEPROM讀寫實習2 Q4 V/ x- D$ ~5 c
$ A# w  b0 X: |0 V
【進階1】數位系統雛型電路SOC實務班(課程 代碼:04C351-2)
$ m" }8 U- {0 {) {1.三個設計基本原則,包括面積和速度的平衡互換原則,硬體可實 現原則和同步設計原則
. R3 {) h& t  M9 }4 x; T7 e2 Y- b& q2.三個個常用操作技巧,包括Ping-pong Buffer,串並轉換操作和 Pipeline流水線操作等 技巧. E3 N; u+ b$ W
3.三個常用IP模組使用,包括片上的記憶體(SRAM、FIFO、ROM), 時脈管理(DCM)和串列 收發器(SERDES)等7 w; ~/ I- S1 B( t- x# a4 s
4.VGA 控制器I:基本原理、VGA 同步原理、圖像物件產生6 R( b: W' A$ y2 W
5.VGA 控制器II:字元產生VGA 字元物件結合1 Y0 y  ^1 t; f/ Y" A
6.PicoBlaze RISC I 硬體架構:CPU內部結構、研發流程、堆疊 RISC CPU同步狀態機原 理、結構和設計 / x4 d( z, u" F. S
7.CORE Generator System及 HDL Design with IP Core Flow
, r! E  B8 x) R. ~/ ^1 n" J1 J: i★LAB:產生ROM、RAM、DCM 等IP% F, f1 S& U% Z: t) ?
★LAB:UART IP結構和設計
  b; v* T+ Z# {6 r# n7 w★LAB:I2C IP結構和設計 ( h1 b+ b9 c3 d- b* ?
, b) {+ S. }) z9 ^3 n# k
【進階2】數位系統雛型電路SOC除錯、驗證與 內核設計實務班(課程 代碼:04C351-3)6 z0 x  S7 ~8 w& |0 U, M2 D
1.週邊界面及系統晶片整合架構介紹 1 k7 |& V2 W- \3 X$ i
2.基於模型的系統仿真平臺構建方法(Lab)- j+ k8 a2 Z/ o4 v' [
3.PicoBlaze RISC II 指令集:CPU指令集、組合語言、PicoBlaze 組譯器的用法與組譯器 指令. y/ H6 Z& p) z+ _. Z
4.PicoBlaze RISC III 整合發展環境(IDE):組合語言發展, PicoBlaze IDE 介紹, JTAG port Download 除錯
+ D/ x" c* Y7 Z' e- {3 b1 v  r5.ChipScope Pro工具介紹Core Generator產生ILA、ICON core、 ChipScope Pro Analyzer 的使用,實際用於此SoC系統Wavefrom產生及Debug
; X# g3 u- Y  X' _
# A: i% e) Z: \( L  t( _* h, l9 H$ X$ `【上課時數】        90 小時* r: U" M3 j1 m3 s% ?
【上課地點】        新竹市光復路二段101號研發大樓. j% B. p5 b. n% z/ H: A
【主辦單位】         財團法人自強工業科學基金會
6 F" A. T- S2 Q, f* f# R& w) H# H
【諮詢專線】        03-5735521 ext 3221 林小姐 wplin@tcfst.org.tw
! L% @" r1 z" h2 l3 _6 Y5 `# x0 a3 F! H- s8 D
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂2 踩 分享分享
5#
發表於 2015-7-23 21:31:36 | 只看該作者
4#
發表於 2015-7-23 21:31:21 | 只看該作者
高雄叫 小 姐+賴sex598,高雄外 送 茶,外 約正 妹,好 茶推薦,高 檔 茶
3#
發表於 2015-3-14 20:16:40 | 只看該作者
請問:學費總共多少錢???????????????????????
2#
 樓主| 發表於 2015-3-4 11:41:46 | 只看該作者
  數位系統雛形與進階FPGA設計實務班【入門+進階1+進階2】   ' z' s# Y* K6 \! S5 N7 r" t
★贈送Xilinx Spartan6 FPGA開發板(價值8,000)
9 Z) g# s( Q" Z& f) c6 d上過學員力推課程及講師!!上過學員力推課程及講師!!
  ~5 T4 h0 J: p( S! w0 C$ @【課程代碼】        04C351& p4 U+ D! c( k. p7 H5 Z
【上課時間】        3/22(日)-7/19(日),9:00~16:00,共90小時(4/5,5/3,6/21停課)
3 |6 E* d4 p* t【課程主旨】        本課程以實作為主、以業界主流FPGA為核心,用Verilog硬體描述語言及FPGA電路合成,教導學員從基礎學習,內容將搭配上業界常用週邊介面如:七段顯示器IIC、UART,…,最終達到在FPGA中建構屬於自己系統平台為教學目的。
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-5-21 06:50 AM , Processed in 0.105514 second(s), 18 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表