Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 6286|回復: 16
打印 上一主題 下一主題

[問題求助] 請教全差分三層Fold-Cascode OTA偏置電路的設計

[複製鏈接]
跳轉到指定樓層
1#
發表於 2008-10-24 19:21:36 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
' f4 N  a' x1 ~8 |% j0 I$ Y# c# J
各位大大前輩好,小弟想請教個問題。
( U4 {  _6 U4 D
: }! y* E6 R$ R$ ?6 f  I2 W小弟要設計一個3.3V電源供電下的全差分三層Fold-Cascode OTA,可是在Bias Circuit的選擇上遇到了困難。* ~9 }: g0 G. o( y, p9 y

# h  x7 ?' S5 J$ [0 O小弟根據兩層Fold-Cascode OTA大擺幅Bias Circuit,設計了自己的三層Bias Circuit電路(如圖所示),還沒有開始模擬,只是在推算可行性。6 q% e' e9 y; g$ X# O9 }) Z
* e# A( a" m$ ~, J/ ]. w% @6 D
請問各位前輩,這樣的Bias Circuit合理麼,能夠實現麼?9 d$ H! E+ A& V$ a

0 i3 Q& K2 ~2 f( |還有,CMFB的理想輸出共模電平,我想在圖中紅色橢圓處引取是否可以?現在還沒有加入共模回饋電路。2 [3 Q' K/ j2 g* l

7 p- h1 l0 ^; K) e+ h: d8 @懇請各位大大前輩不惜賜教
5 r6 x+ G9 @# l2 _, y
9 x# ]  E7 a; [8 t3 p$ w
[ 本帖最後由 sumig 於 2008-10-24 07:26 PM 編輯 ]

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2008-10-27 01:38:05 | 只看該作者
我個人是不建議你的bias用到6級的diode connector,因為串接愈多,所需的Vt愈多,反而會更加限制住bias的工作電壓,尤其是工作電壓不高的電路上,很容易一下子就會被卡住,如果是那種工作電壓高於5V以上的電路,用6級是沒什麼問題,但若只有3.3V,個人不太建議* m/ r$ Z4 T+ x7 M! n3 H
若你是全差動電路,那CMFB也是要differential的方式取出,若只取單一邊,那就會有問題,而一般CMFB是由輸出取出,若你是由輸出取出就不會有問題,若不是,建議你要推一下電路架構會比較合適
3#
發表於 2008-10-27 17:17:07 | 只看該作者
可以用“三層Bias Circuit電路”,但是会很耗面积,因为Vds要取得很小!还有如果电压到了3V甚至一下的话,会很难做!供电稳定在3。3V以上,可以尝试!
4#
 樓主| 發表於 2008-10-28 01:40:04 | 只看該作者
謝謝finster前輩的耐心解答,前面已經看了您在其他帖子�的回答,受益匪淺。也謝謝semico_ljj前輩的解答。. S, d* Y; l* E& L0 ]7 K

( W5 B0 G, A, X5 C. j因為我的輸出擺幅只要Vpp=1V就可以了,所以想3.3V下,每個管子分配0.25V到0.3V的過驅動電壓,再考慮一定的余度,應該可以滿足要求了。" ^% L; ]4 U% o# D
  A# F* I, l9 w( ^6 n7 P
按照系統指標以及570V/us擺率、2.5pF負載電容的要求,我最終定下的尾電流Iss=1.2mA,可是覺得這個值好像比較偏大,導致預計功耗有7.92mW之多(且未考慮偏置電路功耗)。
7 i/ h6 Y9 R0 S4 C
; G. B+ J+ e% ?! o對於Triple Folded-Cascode OTA,我覺得Bias Circuit是個難啃的骨頭,三層共源共柵電流鏡的管子飽和狀態不大好調整,每個管子尺寸調整的余度挺小的。
1 r) e% p$ L: v1 y  S4 }, @
& F& Z% Z( O. q. q9 w/ Z5 T# b我先模擬了一個兩層的Folded-Cascode OTA,Bias Circuit按手算值,很容就調好了,然後嚴格按照電流比例鏡像到折疊運放,所有管子都能正常飽和工作,但是令人遺憾的是電壓增益只有5倍多一點,我想應該是偏置點設置的不對,重新調整Bias Circuit參數,設置合適的偏置點,但是對增益提高的影響並不大,至多到20dB(10倍)。2 D) [# h8 [: |) N3 h! t0 D

# q4 i, s* o/ _2 b我想折疊運放中共源管和輸入對管對增益的影響十分巨大,所以對其進行調整,但增益仍不見起色。
. Y9 f/ G+ C$ Z# {8 o
8 |. q- H* ~  F雖然說gmro和平方根下的WL/ID成正比,但是我打算所有管子溝道都采用最小尺寸以減小寄生效應(自以為在當前工藝水平下對最小尺寸的應用不再那麽嚴格),所以不能通過增大WL和減小ID來提高增益。
) {/ p2 t  c2 ]7 t& `& ^0 y9 f7 Q- d0 ?8 `1 j: C
我現在想不明白的是,增益無法進一步提高,到底是偏置點設置不合理呢,還是折疊運放管子W/L手算不合理呢。% x% N6 m- V0 |5 U5 h' n
7 n) }9 K% ]  b* Q
另外我查看各管子的工作點後,計算發現NMOS的Kn(即unCox)竟然有400u,而PMOS是58u(符合我查看模型文件的估算值),兩者之比達到了6倍之多,遠非2~~3倍的關系。不知道是模型還是其它什麽的原因,這是否正常。
! s+ p$ z* ^7 S/ T$ Y% J$ _8 Q+ _/ E, O! R# d+ e
至此,我認為應該是我剛開始查看模型文件時Kn估算錯了,於是重新手算NMOS的W/L,可是調整發現增益還是在20dB左右徘徊。
# Z* B; N9 ^5 c6 `# @" @$ m5 F( n" ?9 Z2 B" Y7 C  r# _
然後重新計算調整,結果還是很失望,增益就是上不去,反反復復,我都要抓狂了。
3 Q* c7 Q  ?/ V! i0 B8 j3 j& |, [4 @4 G9 m% k% E
自以為兩層的折疊運放是很容易調試的,可是這些天的辛勞沒有换得一點進展,真是憋屈得要哭死了。
& y9 H1 B6 l; t$ x6 [. ?
+ B) N( ^! r, u還請各位前輩幫小弟看看,我的問題到底出在哪�了,是不是我犯了什麽致命的錯誤。期待前輩指教。
# g" p( X/ n6 O/ G1 k
  N$ ?, G+ p0 I, {
[ 本帖最後由 sumig 於 2008-10-28 02:18 AM 編輯 ]
5#
發表於 2008-10-28 12:48:25 | 只看該作者
你的gain值昇不上去,我覺得可能是因為bias電路的緣故; ^# ^6 L, I# B
誠如你自己所言,二層的high swing cascode bias會很好調,相對的其所產生出的bias voltage也比較OK,但若是用到三層的high swing cascode bias,視必要壓縮到各個PMOS/NMOS的工作電壓範圍,而且,也會間接限制住folded-cascode OP的gain和phase margin
( d. l" U# I& Q, S  {/ H因為你的bias電路限制住可以工作的電壓範圍,故而使得folded-cascode OP的gain值也被限制住
6#
發表於 2008-10-29 19:47:40 | 只看該作者
"但是我打算所有管子溝道都采用最小尺寸以減小寄生效應(自以為在當前工藝水平下對最小尺寸的應用不再那麽嚴格),所以不能通過增大WL和減小ID來提高增益",不是很了解,一般做模拟,特别是最上面的PMOS和最下面的NMOS的都取得较大,中间的L可以适当取小一些,这样Gain'和PSRR都会好一些!
6 H0 d8 q. |- A1 F: u3 P2 o: G还有我觉得你的BAIS确实没选好,要再仔细算一算!
7#
發表於 2008-10-29 19:51:04 | 只看該作者
如果还是没改善的话,建议你把带W/L的图贴上来,帮着看一下!Gain我想50∼60DB应该是没问题的!
% G; O/ C# b- o$ X, J还有你的N迁移率达到400了,很大啊,TSMC都没这么高啊,有算错的可能吗??!!呵呵!P的60左右差不多!
8#
發表於 2008-10-29 19:52:57 | 只看該作者
还想到一点,N的到了400很大了,迁移率太大不好,会更早发生速度饱和现象,所以一般厂家不会把这个值做的太高的,你有可能算错了,我觉得300一下比较正常!
9#
 樓主| 發表於 2008-10-30 02:45:40 | 只看該作者
謝謝semico_ljj前輩,看了妳話有種醍醐灌頂的感覺,真的很謝謝妳詳細耐心的解答' y. ?5 n0 v3 K# [, y/ |5 a- q
3 t- V* X. a, Y4 `- A
小弟初次做Folded-Cascode OTA,對于各個管子取值沒有任何的經驗,手算的值估計偏差也挺大的0 u2 o& ?+ \4 |; ]" c5 P

: {# M# j" s! }( ]) Y8 G4 W3 L我先按照妳說的調壹下,如果不行就把圖發上來,請前輩看看
1 J) {) d$ {& `0 g' @" ~4 p' c
# F# b- n" x6 S0 ^我今天剛把壹個兩層折叠OTA的管子的寬長放大了兩倍,然後增益達到了35dB,可是帶寬下降的很厲害,寄生太嚴重了,是不是我寬長比太大了
% w& J5 M. f; S3 P
3 U7 y0 _0 |- v6 E我Bias Circuit各支路鏡像的電流正是我想要的值,然後我按照比例關系得出OTA部分的W/L,沒有考慮偏置電壓的東西,這樣子可以飽和,就是增益很低* D2 V2 Z: K$ K( R) _# K

: A0 k2 h$ V8 J5 m我感覺自己犯了致命的錯誤,具體說不上來。 還有,我的工藝是SMIC 0.18um 3.3V
, i0 c& @2 u1 a6 e
& C- K9 _# W- J' t* g% D( ?7 Y  k[ 本帖最後由 sumig 於 2008-10-30 02:49 AM 編輯 ]
10#
發表於 2008-10-30 10:54:42 | 只看該作者
“我的工藝是SMIC 0.18um 3.3V”P的迁移率50∼60,N的不会超过200的,我指的是3。3V的器件,因为他们采用的是厚栅氧!1.8V的器件会大一些!
11#
發表於 2008-10-30 11:17:14 | 只看該作者
呵呵,手算了一下,1。8V的器件NMOS的迁移率范围是在350∼400之间,是很大。以前没注意!
12#
 樓主| 發表於 2008-10-30 17:37:07 | 只看該作者
- K. ~$ Q- O6 _. U, S; J
繼續向前輩們請教,小弟感激不盡
# I# R1 F. h( j: e0 k
% @7 C. n+ v+ @這是我偏置電路中一個NMOS的工作狀態
( y& ]/ u$ y4 Y( @5 }% q5 {( P
可是Vgs-Vth>Vdsat,按照前者計算的Kn是140左右(符合從model計算所得), 按照後者計算的Kn是372左右,調用的是n33和p33的管子
; l8 X# f4 K/ Z; d9 ~2 V( E8 `5 q- |; e
所以曾經在這個問題上困惑了,一值把Vdsat看做過驅動電壓(哭死),現在看來好像是錯誤的,應該拿Vgs-Vth和Vds作比較/ {5 U7 t) Z' a$ a
( h1 ]  P: l% i. J0 D; J
請問前輩Vdsat實際上是指的什麼值8 N7 u" \+ V6 [7 \* {: M

& S# q: j0 S$ o$ u9 c! \還有另一個圖是我的輸出波形,電路在啟動好像不穩定,我此時的負載是2pF,然後不帶負載進行模擬時,還是會出現這種問題,似乎是管子寄生太嚴重了
# a5 W& T; o# p/ c6 Q1 x
1 b; r. s8 V: [  p) |2 y[ 本帖最後由 sumig 於 2008-10-30 05:41 PM 編輯 ]

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
13#
發表於 2008-10-30 20:40:10 | 只看該作者
是用spectre仿真的吗?这个简单便捷!NMOS所谓工作在饱和区是指Vds>=Vgs-Vth,Vds<Vgs-Vth时,我们称之为线性区!从贴的图来看,Vdsat可能是指Vgs-Vth的值,当然这是一阶表达式,在level49里面(即仿真里面),是多阶的!
14#
發表於 2008-10-30 20:41:51 | 只看該作者
还有一点提醒,就是“三層Bias Circuit電路”可能比较难以设置偏置点,因为Body Effect比较严重!
1 z+ C( q2 R, ABody Effect可以参考模拟圣经三本书,都有涉及!
15#
發表於 2008-10-30 20:43:03 | 只看該作者
如果不是特别需要,请改成两层的,这样手算比较方便!说实话,这种还真没经验!没做过!
16#
 樓主| 發表於 2008-11-11 23:48:24 | 只看該作者
問這個問題已經有很長時間了哈,有很多大大前輩的指教,自己明白了很多; E, T  M4 z% v/ F( z! w' l
0 {, ~  ^6 r+ M9 e+ J
自己經過恩多的努力的手算和調試後,終于發現了問題的所在,就是因爲我偏置電路雖然飽和的了,但是偏置點不夠合理,無論電流如何精確的鏡像比例,增益就是達不到/ l& [, w6 T  W5 c, J

8 K2 z2 o& V& F9 e3 R- x2 h2 M修改了偏置電路,然後嚴格的按比例鏡像電流後,Folded-Cascode OTA部分基本沒有調試,仿真結果顯示增Av=64dB,fu=600MHz,PM=64
9 q1 ~: a9 Y- @) X
( M$ T1 I; N5 V4 m; ]$ C" P3 e正如前輩所言,偏置電路是最關鍵的,先把偏置電路調好後,按照電流鏡像比例的方法,運放部分的W/L壹下子就知道了,基本上不用再調就可以達到要求了
17#
發表於 2008-11-14 09:34:52 | 只看該作者
可以尝试Gain 做到75dB以上!其实三层cascode不实用,做为练习吧!
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-5-19 03:31 AM , Processed in 0.120515 second(s), 18 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表