Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 3232|回復: 7
打印 上一主題 下一主題

[問題求助] 請問各位先進有遇過這樣子的問題嗎?

[複製鏈接]
跳轉到指定樓層
1#
發表於 2007-5-17 20:38:50 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
我目前是碩班的學生,專題是做CDR(Clock and Data recovery),& X3 }, ~- k9 J8 g- ~, T
最近chip回來正在量測遇到了怪問題,5 B' @8 @  c5 F( d
我先量VCO部分,VCO是使用7級Inverter串聯的Ring Oscillator,示波器是使用安捷倫 54853,7 b! e" K; y3 e/ V+ P& y' D
儀器的碳棒是有分正端和負端,正端接訊號源,負端則接地,! n4 r3 a2 G: H6 `8 U
再量測VCO時,如果有接GND則會出現下圖,
7 g( B& V% b" }( z+ e% e
5 T7 D" s* ~/ S' c" n# h不接地時則如下圖,- w, T  P" A1 `+ t0 L

0 L# W( J9 \8 c7 Y! O* l- M1.)這是為什麼會這樣子,在探棒接不接地會有這麼大的影響,哪一種比較準確。
: x6 J+ [! H1 J- u* k5 M: f# v5 e
- u) l4 T: t3 x9 G) I" t: j2.)在波型上為什麼會有向settling time這樣子的抖動波形,是設計方面的問題嗎?
" Q# a+ `  F1 t; l( c  H2 r1 F" Dㄧ開始我以為是電源不穩定所產生的抖動,但是在接了regulator以後還是會這樣子,: W6 `% o( ~+ Y) v
這是什麼現象呢?或是我該在設計的時候注意哪方面的考量,可以消除這個問題?
6 p9 q8 Y% I; ]) Q  ~8 U: R4 y. X1 T) B8 \6 g6 y
3.)在類比的gnd和數位的gnd這兩個在製作PCB版到底要不要隔開,還有分開接以後gnd到最後不是還會接在一起嗎?% |* G  K5 h$ L- e/ V6 P
這樣子有隔開根沒隔開還不是一樣,或是有其他的接法,聽說兩個有隔開後量測結果會比較好,改怎樣解決呢?. [. C4 j0 d( ]- f; K# C1 r

1 p2 e, H" b5 k在這裡請教各位做類比的先進,麻煩大家幫我想想是哪邊出了問題,謝謝大家。
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2007-5-17 22:09:17 | 只看該作者
1. 要接地!; F/ |6 Q0 {" T) H" A
2 B* h+ Q* w$ w$ T7 _- a+ [& F
2. Bonding Wire 的電感效應!
  P; W  z! G: @. W% L4 c. `5 d8 {% H" y3 X; l2 J9 S+ ?
3. 要分開! 可以用一種隔離元件分開!  大多數的人避免麻煩!  所以接點最後都會接在一起! 但這點離POWER的GROUND最近就可以了!
3#
發表於 2007-5-17 22:16:40 | 只看該作者
這個隔離元件好像是電感是嘛? 不知有無記錯?

評分

參與人數 1 +2 收起 理由
sjhor + 2 對!可是我忘了專有的名詞!

查看全部評分

4#
發表於 2007-5-17 22:33:11 | 只看該作者

Power & Ground

對呀...是用電感分開digit及analog的大地...
6 l1 V  X8 n" o* K" t
- `+ H. J" Z% }power的部份...也可以利用電感與電容的濾波來得到比較好的穩壓效果~

評分

參與人數 1Chipcoin +2 收起 理由
sjhor + 2 Good answer!

查看全部評分

5#
 樓主| 發表於 2007-5-17 23:24:02 | 只看該作者

回復 #2 sjhor 的帖子

對不起我忘記說明了,我這個電路是要應用在生醫,
( m3 s4 C0 S$ d+ w1 R) n0 A所以頻率做比較低2MHz,這樣子在Bonding Wire的影響會很大嗎?
6#
發表於 2007-5-18 08:40:58 | 只看該作者

回復 #5 jelly811737 的帖子

應該這麼說!$ @& |# A* o+ S7 U( r. F! T" I  g+ Q2 n8 a
除了 bonding wire 之外, 外面的連接線(PCB, ....)有多會有電感的存在!
' V5 r) L  `  c. G3 w3 L所以  累積下來的量也不可以小看!# K9 {) I# Y* _! r8 d% c' e

& C8 C, i- [' |! |3 m( x1 c還有的  就是 你的  Driver 做的可能不是很好!
: v; J2 D4 M* i+ z3 j9 n0 N, p. p或者是 Rising/Falling 太快所造成的!! S1 a' \2 p& ?  F, d
4 Y. H6 K5 M1 s1 t4 y
若是很 Care 這些!  應該去找一下數位的  OUTPUT pin 設計方法!
$ a  U5 S. V9 R9 Z應該有機會解決!* n4 W2 z4 k( X- z1 s
# x8 L6 _9 X+ k+ Y" n) {/ R, E
找到相關資料後!  歡迎拿出來分享唷!
7#
 樓主| 發表於 2007-5-18 10:23:03 | 只看該作者

回復 #6 sjhor 的帖子

請問sjhor先進可以�我如何評估Output Load,然後如何設計Driver,, [/ a4 k: G3 \. x8 B
Digital Output pin?  Oscillator不是算是類比的嗎?2 B1 G4 U6 l8 E: s' R( x. j
為什麼要用Digital output pin?這是什麼意思呢?
/ n' o  `- d, P9 F, d小弟學不夠多看的也少,還有很多方面都不是很清楚,希望你多多指教。1 J; Z; F; l* P; g* z6 @# r8 s
在這裡也謝謝你的回答。
8#
發表於 2007-5-18 11:18:38 | 只看該作者
0與1 的信號   通稱 digital signal!
& ?4 b2 W* v: M7 h. f& Q" o' i只不過 Output Buffer 友可能是 analog designer 幫她們設計的!
, c! K$ n( D& V4 P# c
3 s) B4 r: K- l0 T" V/ N' sOscillator 是類比的沒有錯!
' s/ j* J& Z( `但經過  sensing amplifier or Schmitt trigger 轉換之後  就是數位的信號了!7 Y1 j2 ~! ]  X
2 }) U, x% S7 G. g
這一部份 Output buffer 主要的工作是數位的!
4 k( f8 Q6 z& \; E- t/ Q# {% S* |9 ]( f0 I; C2 K
所以  這邊  她們有開發一些技術! 可以避免這些情況!
5 U3 w- E; X6 r3 }, m2 Q9 K
4 V0 C, D, K% R+ j, B  _我記的的是  信號快升到 VDD 時  友作ㄧ些的處理!4 T1 `" n4 i& F
這一部分  我只聽說!  沒有見到實際的電路!1 l5 O) i  ]# O, K
所以不能提供給你! Sorry!
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-5-21 04:46 PM , Processed in 0.113014 second(s), 19 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表