|
what what what what what what what what?
, W9 i0 g8 C/ z$ Q! M, W3 P7 V5 h6 A4 c# ^
看來附檔是國研院刊物的技術報告了
/ f" k% b$ w0 ]% l( z* b( ~
m# E( o h# k7 i/ l6 q1 X主文是講 Aptix 這一台掛掉一半的平台
6 ?1 r! o2 h: B% N雖說可以用來作系統驗證, 不過, 感覺還是不如ARM原廠給的 Integrator或是Versatile platform方便
+ g5 P; l6 j9 C. W$ D& A0 p' J4 m% j$ u- `
主要特色是能擴充其FPGA模組, 用N棵FPGA模組去驗證一個百萬gate數的IP8 z1 P+ N6 L0 _% w. W( P; Y
提供了一個軟體可把這個IP給partition到這N棵FPGA
0 y( U6 M' G: E* \& e" B9 X但整個design flow還是要靠ISE及FPGA synthesizer才能work
) ~: ~& k7 ~( X4 p6 {整個flow感覺有點勞師動眾的
. O$ s% g4 B9 d2 }" s
9 W- d6 ?1 O" j( Y& k) h2 w但若設計的IP真有那麼大也不失為一個選擇+ b* b! @1 w' C$ l# ]+ N
" j3 ^2 b8 S- ]' h/ i# i( T只是在現在FPGA容量越作越大, Aptix上的FPGA模組記得是用Xilinx V2系列
9 S7 g. V8 _. K) E5 T& B3 R所以去學這東東的價值就很值的商確了
; l$ \2 o4 O, ] w: x( B$ B
- c# l$ d' b) F8 m+ x1 _9 q[ 本帖最後由 sieg70 於 2007-5-31 03:22 PM 編輯 ] |
評分
-
查看全部評分
|